Czolem, troche w temacie, wiec moze ktos bedzie zainteresowany :) Zaczalem pewne prace (w oparciu o visual6502.org, ale przepisany model na Jave, wizualizacja w OpenGL, i troche bardziej user friendly) zwiazane z przedstawianiem mikroarchitektury CPU (zaczynajac od naszego ulubionego 6502). Zbieranie statystyk, wizualizacja floorplanu, pokazanie w intuicyjny sposob co pod maska piszczy. Skrinszot pokazuje obecny status prac :). Jakby ktos mial jakies sugestie - co mozna pokazac/wyciagnac z modelu, to zapraszam do kontaktu :)
To co mam obecnie: - stany kluczowych rejestrow/wewnetrznych szyn, zewnetrznych padow, - 'overlaje' pokazujace kluczowe komponenty na floorplanie procesora, - statystyki odnosnie aktywnosci (stany tranzystorow, segmentow) - co sie zmienilo w na cyklu - ile iteracji bylo potrzebnych do ustabilizowania stanu ukladu (model) - ile bylo sprawdzonych segmentow w cyklu (model)